- 已选 件
- 已售件
-
服务
- √7天无理由退货(拆封后不支持)
- √假一赔三
- √消费者保障服务
商品详情
-
ISBN编号
9787121294877
-
作者
编者:周润景//李志//刘艳珍
-
出版社名称
电子工业
-
出版时间
2016-07-01
-
开本
16开
- 纸张
-
包装
平装
-
是否是套装
否
- 查看全部
内容提要
周润景、李志、刘艳珍编著的《基于Quartus Prime的FPGACPLD数字系统设计实例》以Ahera公司 全新推出的Quartus Prime 15.1为设计平台,结合 大量的实例来介绍基于FPGA/CPLD数字系统的设计方 法。书中的例子包含简单的数字逻辑电路实例、数字 系统设计实例及复杂的数字控制系统设计实例,由浅 入深地介绍了采用Quartus Prime 15.1进行数字系 统开发的设计流程、设计思想和设计技巧。 本书适合从事数字系统设计的研发人员阅读,也 可作为高等学校电子、通信、自动化等相关专业的教 学用书。
目录
第1章 FPGA设计基础
1.1 数字集成电路的分类
1.2 标准逻辑器件
1.3 可编程逻辑器件
1.4 Quartus Prime简介
1.5V HDL程序简介
第2章 Quartus Prime的使用
2.1 原理图设计
2.2 文本编辑
2.3 混合编辑(自底向上)
2.4 混合编辑(自顶向下)
第3章 门电路设计范例
3.1 与非门电路
3.2 或非门电路
3.3 异或门电路
3.4 三态门电路
3.5 单向总线缓冲器
3.6 双向总线缓冲器
第4章 组合逻辑电路设计范例
4.1 编码器
4.2 译码器
4.3 数据选择器
4.4 数据分配器
4.5 数值比较器
4.6 加法器
4.7 减法器
第5章 触发器设计范例
5.1 RS触发器
5.2 JK触发器
5.3 D触发器
5.4 T触发器
第6章 时序逻辑电路设计范例
6.1 同步计数器
6.2 异步计数器
6.3 减法计数器
6.4 可逆计数器
6.5 可变模计数器
6.6 寄存器
6.7 锁存器
6.8 移位寄存器
6.9 顺序脉冲发生器
6.10 序列信号发生器
6.11 分频器
第7章 存储器设计范例
7.1 只读存储器(ROM)
7.2 随机存储器(RAM)
7.3 堆栈
7.4 FIFO
第8章 数字系统设计范例
8.1 跑马灯设计
8.2 8位数码扫描显示电路设计
8.3 4×4键盘扫描电路设计
8.4 数字频率计
8.5 乒乓球游戏机
8.6 交通控制器
8.7 数字钟
8.8 自动售货机
8.9 出租车计费器
8.10 电梯控制器
第9章 可参数化宏模块及IP核的使用
9.1 ROM、RAM、FIFO的使用
9.2 乘法器、锁相环的使用
9.3 正弦信号发生器的设计
9.4 NCO IP核的使用
0章 深入使用Quartus Ⅱ开发软件
10.1 使用ModelSim波形编辑器对VHDL设计进行仿真
10.2 TimeQuest时序分析仪的用法
10.3 SignalTap Ⅱ嵌入式逻辑分析仪的使用
10.4 VHDL硬件设计调试
10.5 在VHDL设计中使用库模块
1章 基于FPGA的射频热疗系统
11.1 肿瘤热疗的生物学与物理技术概论
11.2 温度场特性的仿真
11.3 射频热疗系统设计
11.4 系统硬件电路设计
11.5 软件实现
11.6 温度场测量与控制的实验
11.7 结论
2章 基于FPGA的直流电动机伺服系统
12.1 电动机控制发展情况
12.2 系统控制原理
12.3 算法设计
12.4 系统硬件设计原理
12.5 系统软件设计原理
12.6 系统调试及结果分析
12.7 结论